簡易檢索 / 檢索結果

  • 檢索結果:共7筆資料 檢索策略: "FPGA".ekeyword (精準) and ckeyword.raw="現場可程式化閘陣列"


  • 在搜尋的結果範圍內查詢: 搜尋 展開檢索結果的年代分布圖

  • 個人化服務

    我的檢索策略

  • 排序:

      
  • 已勾選0筆資料


      本頁全選

    1

    以現場可程式化閘陣列實現多重計數器為基礎之時間至數位轉換電路
    • 電子工程系 /102/ 碩士
    • 研究生: 林智民 指導教授: 陳伯奇
    • 本論文提出一個實現於現場可程式化閘陣列(Field Programmable Gate Array, FPGA)並能夠抵抗製程、電壓與溫度(process-voltage-temperature, …
    • 點閱:332下載:2
    • 全文公開日期 2019/08/05 (校內網路)
    • 全文公開日期 本全文未授權公開 (校外網路)
    • 全文公開日期 本全文未授權公開 (國家圖書館:臺灣博碩士論文系統)

    2

    以FPGA設計與實現一個基於DPWM的降壓型轉換器
    • 電子工程系 /105/ 碩士
    • 研究生: 陳威儒 指導教授: 林銘波
    • 近年來大量的消費型電子產品與半導體技術不斷的快速演進,交換式電源供應器也因應電子技術的需求,朝向高效率、高密度、高頻化的發展。數位交換式電源供應器不需要額外的補償元件,並且具備了靈活性(flexib…
    • 點閱:548下載:13

    3

    不同階數渾沌系統之特性分析與控制及其FPGA實現
    • 自動化及控制研究所 /106/ 碩士
    • 研究生: 張芸甄 指導教授: 楊振雄
    • 本文主要對一個自行設計的三維度非線性渾沌系統進行研究,藉由相圖、平衡點、李亞普諾夫指數、頻譜熵值…等技術,探討各階數不同的特性及其運動行為,分析各階數的特色,比較不同階數之間的差異,並利用收斂速度…
    • 點閱:345下載:0
    • 全文公開日期 2023/08/01 (校內網路)
    • 全文公開日期 本全文未授權公開 (校外網路)
    • 全文公開日期 本全文未授權公開 (國家圖書館:臺灣博碩士論文系統)

    4

    以雙鎖相迴路與雙倍資料率實現之現場可程式化閘陣列數位至時間轉換器
    • 電子工程系 /105/ 碩士
    • 研究生: 吳念儒 指導教授: 陳伯奇
    • 隨著積體電路技術之精進,現今的電路功能日趨複雜。為了滿足大量製造之需求,自動測試成為積體電路製造過程中非常重要的一環。其中,自動測試儀器被廣泛運用,其前端模組核心電路之一即為數位至時間轉換器(Dig…
    • 點閱:327下載:0
    • 全文公開日期 2022/08/17 (校內網路)
    • 全文公開日期 本全文未授權公開 (校外網路)
    • 全文公開日期 本全文未授權公開 (國家圖書館:臺灣博碩士論文系統)

    5

    以現場可程式化閘陣列實現鎖相迴路延遲矩陣搭配雙倍資料率為基礎之高精度時間至數位轉換器
    • 電子工程系 /106/ 碩士
    • 研究生: 藍建廷 指導教授: 陳伯奇
    • 本論文提出一個實現於現場可程式化閘陣列(Field Programmable Gate Array,FPGA)並利用鎖相迴路延遲矩陣為基礎之時間至數位轉換電路(Time-to-Digital con…
    • 點閱:324下載:0
    • 全文公開日期 2023/08/20 (校內網路)
    • 全文公開日期 本全文未授權公開 (校外網路)
    • 全文公開日期 本全文未授權公開 (國家圖書館:臺灣博碩士論文系統)

    6

    以現場可程式化閘陣列實現鎖相迴路延遲矩陣為基礎之高精度時間至數位轉換器
    • 電子工程系 /104/ 碩士
    • 研究生: 鍾玉壽 指導教授: 陳伯奇
    • 本論文提出一個實現於現場可程式化閘陣列(Field Programmable Gate Array,FPGA)並利用鎖相迴路延遲矩陣為基礎之時間至數位轉換電路(Time-to-Digital con…
    • 點閱:416下載:0
    • 全文公開日期 2021/08/01 (校內網路)
    • 全文公開日期 本全文未授權公開 (校外網路)
    • 全文公開日期 本全文未授權公開 (國家圖書館:臺灣博碩士論文系統)

    7

    以現場可程式化閘陣列實現基於多維延遲陣列之高精度低元件利用率暨多通道數位至時間轉換器
    • 電子工程系 /111/ 碩士
    • 研究生: 陳臻 指導教授: 陳伯奇
    • 本論文提出以多維延遲陣列為基礎,結合相位排序及選擇技術實現多通道數位至時間轉換器(Digital-to-Time Converter, DTC),將參考時脈訊號利用鎖相迴路(Phase-Locked…
    • 點閱:228下載:0
    • 全文公開日期 2026/08/08 (校內網路)
    • 全文公開日期 2033/08/08 (校外網路)
    • 全文公開日期 2033/08/08 (國家圖書館:臺灣博碩士論文系統)
    1